دانلود کتاب Low-Power Variation-Tolerant Design in Nanometer Silicon
36,000 تومان
طراحی متحمل تنوع کم مصرف در نانومتر سیلیکون
موضوع اصلی | نانوتکنولوژی |
---|---|
نوع کالا | کتاب الکترونیکی |
ناشر | Springer US |
تعداد صفحه | 440 |
حجم فایل | 16 مگابایت |
کد کتاب | 1441974172,9781441974174,9781441974181 |
نوبت چاپ | 1 |
نویسنده | , , , |
---|---|
زبان |
انگلیسی |
فرمت |
|
سال انتشار |
2011 |
جدول کد تخفیف
تعداد کتاب | درصد تخفیف | قیمت کتاب |
1 | بدون تخفیف | 25,000 تومان |
2 | 20 درصد | 20,000 تومان |
3 الی 5 | 25 درصد | 18,750 تومان |
6 الی 10 | 30 درصد | 17,500 تومان |
11 الی 20 | 35 درصد | 16,250 تومان |
21 الی 30 | 40 درصد | 15,000 تومان |
31 الی 40 | 45 درصد | 13,750 تومان |
41 الی 50 | 50 درصد | 12,500 تومان |
51 الی 70 | 55 درصد | 11,250 تومان |
71 الی 100 | 60 درصد | 10,000 تومان |
101 الی 150 | 65 درصد | 8,750 تومان |
151 الی 200 | 70 درصد | 7,500 تومان |
201 الی 300 | 75 درصد | 6,250 تومان |
301 الی 500 | 80 درصد | 5,000 تومان |
501 الی 1000 | 85 درصد | 3,750 تومان |
1001 الی 10000 | 90 درصد | 2,500 تومان |
ترجمه فارسی توضیحات (ترجمه ماشینی)
طراحی متحمل تنوع کم مصرف در نانومتر سیلیکون
طراحی متحمل تغییرات کم مصرف در سیلیکون نانومتری ویرایش شده توسط: Swarup Bhunia Saibal Mukhopadhyay ملاحظات طراحی برای عملیات کم مصرف و استحکام با توجه به تغییرات معمولاً الزامات متناقضی را تحمیل می کند. تکنیک های طراحی کم توان مانند مقیاس ولتاژ، تخصیص آستانه دوگانه و اندازه گیت می توانند تأثیر منفی زیادی بر بازده پارامتری تحت تغییرات فرآیند داشته باشند. این کتاب بر روی تکنیکهای طراحی مدار/معماری برای دستیابی به عملکرد کم توان تحت تغییرات پارامتر تمرکز دارد. پوشش شامل طراحی منطق و حافظه، مدلسازی و تجزیه و تحلیل، و همچنین روش طراحی برای دستیابی به توان کم و تحمل تغییرات همزمان، در حالی که هزینههای طراحی را به حداقل میرساند. • خوانندگان را با برخی از مهم ترین چالش ها در طراحی آی سی کم مصرف و مقاوم در برابر تغییرات در فناوری های نانومقیاس آشنا می کند. • نمای کلی از طراحی متحمل تغییرات کم مصرف، در سطوح مختلف انتزاع طراحی، از دستگاه تا مدار، معماری و سیستم را ارائه می دهد. • پوشش جامعی از مدلسازی، تحلیل و روششناسی طراحی برای مدارهای منطقی، حافظه و سیستمها، میکرو معماری، DSP، سیگنال مختلط و FPGA، از جمله شیوههای صنعتی فعلی، روند مقیاسبندی فناوری، و چالشهای نوظهور، توان کم و مدارهای منطقی با تحمل تغییرات را ارائه میدهد. •مدل سازی و تجزیه و تحلیل دقیق اثرات تغییرات مختلف (مرگ به مرگ و درون قالب، فرآیند و زمانی) را در طرح های کم مصرف شرح می دهد. شامل پوشش طراحی آستانه فرعی بسیار کم مصرف و قوی است.
Low-Power Variation-Tolerant Design in Nanometer Silicon Edited by: Swarup Bhunia Saibal Mukhopadhyay Design considerations for low-power operations and robustness with respect to variations typically impose contradictory requirements. Low-power design techniques such as voltage scaling, dual-threshold assignment and gate sizing can have large negative impact on parametric yield under process variations. This book focuses on circuit/architectural design techniques for achieving low power operation under parameter variations. Coverage includes logic and memory design, modeling and analysis, as well as design methodology to achieve simultaneously low power and variation tolerance, while minimizing design overhead. •Introduces readers to some of the most important challenges in low-power and variation-tolerant IC design in nanoscale technologies; •Presents a holistic view of Low-Power Variation-Tolerant Design, at different levels of design abstraction, starting from device to circuit, architecture and system; •Offers comprehensive coverage of modeling, analysis and design methodology for low power and variation-tolerant logic circuits, memory and systems, micro-architecture, DSP, mixed-signal and FPGAs, including current industrial practices, technology scaling trends, and emerging challenges; •Describes in detail modeling and analysis of different variation effects (die-to-die and within-die, process and temporal) on low-power designs; Includes coverage of ultra low-power and robust sub-threshold design.
نقد و بررسیها
هنوز بررسیای ثبت نشده است.